新思科技提供业界首款CXL IP核解决方案

据美通社消息,近日,新思科技宣布推出其用于人工智能、内存扩展和高端云计算芯片的完整DesignWare® Compute Express Link (CXL) IP核解决方案,其中包含控制器、PHY和验证IP核。CXL协议支持芯片与通用加速器、内存扩展器和智能I/O设备之间的低延迟数据通信,这些设备需要用于数据密集型工作负载的高性能异构计算。新思科技Designware CXL IP核解决方案符合CXL 1.1规范,并支持所有三种CXL协议(cxl.io、cxl.cache、cxl.mem)和设备类型,满足特定应用要求。CXL IP是核在新思科技用于PCI Express 5.0的DesignWare IP核基础上构建而成,已被所有关键市场细分领域的十几家领先半导体公司所采用,并已证明与生态系统中的一系列产品具有良好的互操作性。

新思科技Designware CXL控制器可帮助设计师实现1GHz的时序收敛,并提供一个强大的512位架构,支持X16链路以获得最大的CXL带宽。此外,CXL控制器还提供可靠性、可用性和可维护性(RAS)功能,有助于维护数据可靠性,同时可成功调试和解决链接问题。32 GT/s PHY允许具有挑战性的长距离应用在功率、电压和温度(PVT)变化范围内出现超过36分贝(dB)的信道损耗。符合CXL标准的VC验证IP核使用内置序列、检查,以及所有链路配置(最多16个信道和32 GT/s数据速率)的覆盖,来验证i/o、内存访问和一致性协议功能。符合CXL标准的SystemVerilog测试套件可加快验证收敛,并作为源代码提供。